问答题简述CPLD/FPGA的原理、特点与应用。
您可能感兴趣的试卷
最新试题
十进制数178.5对应的余3码是()。
题型:单项选择题
CC4000系列的CMOS门电路不能直接接()系列的门电路。
题型:单项选择题
已知有二输入逻辑门,只有当输X和Y都为1时,输出F才为1,则X,Y与F的逻辑关系为()。
题型:单项选择题
如图电路实现的逻辑函数是()。
题型:多项选择题
为实现将D触发器转换为T触发器,下图所示电路的虚框内应是()。
题型:单项选择题
二进制加法运算包含的输入、输出变量有()。
题型:多项选择题
如图所示电路论述正确的是()。
题型:多项选择题
要使TTL与非门变成反相器,多余的输入端不能采用的方法为()。
题型:单项选择题
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
题型:单项选择题
对于D触发器,如果时钟频率为10MHz,输出信号Q的频率可能是()MHz。
题型:多项选择题