A.300nsB.400nsC.500nsD.600ns
A.Vivado HLS是高阶层次综合工具,可直接使用C ,C++以及System C语言规范对Xilinx可编程器件进行编程B.按照Vivado HLS规范将一般的C/C++代码改写为符合HLS标准的代码C.可以直接从Vivado HLS的“Utilization Estimates(资源利用估算)”中获得LUT数D.任务硬件时间是任务硬件实现执行的时间,与测试用例有关。硬件时间可以从硬件资源信息获得
A.FPGA硬件资源包括查找表LUT和触发器FFB.查找表LUT属于组合逻辑C.触发器FF属于时序逻辑D.查找表LUT与触发器FF均属于组合逻辑