单项选择题一个6进制的计数器,是一个()分频器。
A.2
B.6
C.36
您可能感兴趣的试卷
你可能感兴趣的试题
1.单项选择题二进制译码器,输入4位二进制代码,输出有()个相互独立的信号。
A.2
B.4
C.16
2.单项选择题异步时序逻辑电路,各触发器:()
A.同时具备时钟触发翻转的条件
B.无法确定
C.触发翻转有先有后
3.单项选择题当JK触发器的J=K=1时,所构成的触发器为:()
A.置1型的触发器
B.置0型的触发器
C.翻转型的触发器
4.单项选择题若一个计数器的各触发器的状态更新有先有后,进位信号逐级传递,速度慢,电路简单。则它为:()
A.异步计数器
B.同步计数器
C.不能确定
5.单项选择题具有“相异出1,相同出0”功能的逻辑门是:()
A.或门
B.与门
C.异或门
6.问答题
如图所示为一跳频信号发生器,其中CB555为555定时器,74LS194为四位双向移位寄存器,74LS160为十进制加法计数器。
试说明电路输出Y有哪几种输出频率成份?每一频率成份持续多长时间?最新试题
标有蓝色的那个最小项的编号在(A,B,C)人为规定位权的方式下,编号为几?()
题型:单项选择题
触发器对边沿敏感,因此抗干扰能力比锁存器更强。
题型:判断题
组合逻辑电路设计的一般步骤包括()。
题型:多项选择题
两个状态互为等价状态,则它们一定()。
题型:多项选择题
BJT处在什么状态?()
题型:单项选择题
下面哪些说法是正确的?()
题型:多项选择题
集成同步二进制计数器74LVC161的TC端口输出高电平时,说明此时计数器发生进位操作。
题型:判断题
左边的555芯片置位输入端2脚低电平的上限值是多少?()
题型:单项选择题
编码器CD4532中,当输出为000时,还需要通过()端口是否为高电平来判断是否为正常编码输出。
题型:单项选择题
结构较复杂、运行速度较快的时序电路广泛采用同步方式来实现。
题型:判断题