问答题

在一台单流水线多操作部件的处理机上执行下面的程序,每条指令的取指令、指令译码需要一个时钟周期,MOVE、ADD和MUL操作分别需要2个、3个和4个时钟周期,每个操作都在第一个时钟周期从通用寄存器中读操作数,在最后一个时钟周期把运算结果写到通用寄存器中。

就程序本身而言,可能有哪几种数据相关?

您可能感兴趣的试卷

你可能感兴趣的试题

最新试题

若在程序执行过程中,每从主存装入一块到Cache,平均要对这个块访问16次,计算在这种情况下的Cache命中率。

题型:问答题

若采用LRU替换算法,计算Cache的块命中率。

题型:问答题

一台机器要求浮点数的字长的精度不低于10-7.2,表数的范围正数不小于1038,且正负对称。尾数用原码、纯小数表示,阶码用移码、整数表示。设计这种浮点数的格式。

题型:问答题

考虑题目全部要求,设计优化实用的操作码形式,并计算其操作码的平均码长。

题型:问答题

若对数字0~9和空格采用二进制编码,试设计编码平均长度最短的编码。

题型:问答题

如果N=100,采用指令取消技术后,在程序执行过程中,能够节省多少个指令周期?

题型:问答题

画出其中一组的逻辑图。

题型:问答题

如果把一条指令的执行过程分解为“取指令”、“分析”(包括译码和取操作数等)和“执行”(包括运算和写回结果等)三个阶段,并采用三级流水线。仍然要采用指令取消技术,请修改上面的程序。

题型:问答题

为了使存储系统的访问效率达到0.94,命中率和等效访问周期应该提高到多少?

题型:问答题

在编号分别为0,1,2,……,9的16个处理器之间,要求按下列配对通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。试选择所用互连网络类型、控制方式,并画出该互连网络的拓扑结构和各级的交换开关状态图。

题型:问答题