逻辑函数F=的化简结果是()。
A.F=AB+BC
B.F=
C.F=A+B+C
D.F=ABC
您可能感兴趣的试卷
你可能感兴趣的试题
由JK触发器组成的应用电路如图所示,设触发器的初值都为0,经分析可知这是一个()。
A.同步二进制加法计数器
B.同步四进制加法计数器
C.同步三进制计数器
D.同步三进制减法计数器
如图所示逻辑电路中,当输出F=0时,输入A、B、C、D、E必须是()。
A.11101
B.01010
C.10101
D.00101
由两个主从型JK触发器组成的逻辑电路如图所示,设Q1、Q2的初始态是00。已知输入信号A和脉冲信号cp的波形如图所示,当第二个cp脉冲作用时Q1Q2将变为()。
A.11
B.10
C.01
D.保持00不变
D触发器的应用电路如图所示,设输出Q的初值为0,那么,在时钟脉冲cp的作用下,输出Q为()。
A.1
B.cp
C.脉冲信号,频率为时钟脉冲频率的1/2
D.0
晶体管非门电路如图所示,已知Ucc=15V,UB=-9V,Rc=3kΩ,RB=20kΩ,β=40,当输入电压U1=5V时,要使晶体管饱和导通,Rx的值不得大于()kΩ。(设UBE=0.7V,集电极和发射极之间的饱和电压Uces=0.3V)
A.3.55
B.7.1
C.17.5
D.35
如图所示的二极管D1、D2所处的状态是()。
A.D1导通,D2截止
B.D2导通,D1截止
C.D1、D2全导通
D.D1、D2全截止
电路如图所示,运算放大器的最大输出电压为±12V,为了使灯HL亮,输入电压ui应满足()。
A.ui>0
B.ui=0
C.ui<0
D.任意数值
图示的晶体管均为硅管,测量的静态电位如图所示,处于放大状态的晶体管是()。
A.A
B.B
C.C
D.D
A.饱和状态的PNP型硅管
B.放大状态的NPN型硅管
C.饱和状态的NPN型锗管
D.放大状态的PNP型锗管
如图所示的放大电路,因静态工作点不合适而使u0出现严重的截止失真,通过调整偏置电阻RB,可以改善u0的波形,调整方法是应使RB()。
A.增加
B.减少
C.等于零
D.不变
最新试题
晶体管单管放大电路如图所示,其中电阻RB可调,当输入ui、输出uo的波形如图所示时,输出波形()。
现需要能输出36V直流电压的直流电源,若采用单相桥式整流,则整流变压器副边电压应为()V。
如图所示的放大电路,因静态工作点不合适而使u0出现严重的截止失真,通过调整偏置电阻RB,可以改善u0的波形,调整方法是应使RB()。
如图所示逻辑电路中,当输出F=0时,输入A、B、C、D、E必须是()。
如图所示为共发射极单管电压放大电路,估算静态点的IB、IC、UCE分别为()。
已知一个RS触发器,R、S、C端的信号如图所示,输出端Q的波形中正确的是()。(设触发器初始状态为“0”)
由两个D触发器组成的电路如图所示。设Q1Q2的初始态是00,已知cp的脉冲波形,Q2的波形是()。
电路如图所示,设DA、DB为理想二极管,当VA=3V、VB=6V时,电流I=()mA。
电路如图所示,运算放大器的最大输出电压为±12V,为了使灯HL亮,输入电压ui应满足()。
如图所示的二极管D1、D2所处的状态是()。