A.32
B.64
C.128
D.256
您可能感兴趣的试卷
你可能感兴趣的试题
A.OF=1,SF=1
B.OF=0,SF=1
C.OF=1,SF=0
D.CF=1,SF=0
A.程序
B.软件
C.硬件
D.中断
A.IF=0,INTR=0
B.IF=0,INTR=1
C.IF=1,INTR=0
D.IF=1,INTR=1
A.把并行数据转换成串行数据
B.把串行数据转换成并行数据
C.把数字信号转换成模拟信号
D.把模拟信号转换成数字信号
A.84H
B.7BH
C.00H
D.48H
A.加法器
B.累加寄存器
C.多路开关
D.算术逻辑运算单元
A.扩大主存储器的容量
B.解决CPU与主存储器之间的速度匹配问题
C.扩大CPU中通用寄存器的数量
D.既扩大主存储器的容量又扩大CPU中通用寄存器的数量
A.64K
B.1M
C.4M
D.16M
A.低电平,三态,低电平
B.三态,低电平,高电平
C.低电平,三态,高电平
D.三态,低电平,低电平
A.不同的信号线
B.不同的控制开关
C.不同的端口地址
D.不同的中断服务子程序
最新试题
在I2C总线中,应答信号始终由从机发出。
将硬盘的部分空间虚拟为内存后,其操作的方式与速度与真实的内存就是完全相同了。
在虚拟内存技术的支持下,计算机可以运行比实际内存容量更大的程序。
I2C总线的两条信号线的名称是()和()。
I2C总线的通信速率仅由主机确定。
NOR FLASH是按页进行管理的,因此不能进行单个字节操作。
在一个较短的时间间隔内,CPU访问存储器时,无论是存取指令还是存取数据,所访问的存储单元都趋于聚集在一个较小的连续区域中,而对此范围以外的地址访问甚少的现象就称为程序访问的()性。
按照是否需要刷新操作分类,RAM可分为()和()。
I2C总线的多主机仲裁是依靠两条信号线的开漏输出与上位电阻形成的()实现的。
SPI总线是一种()形总线结构,在SCLK时钟信号的控制下,两个双向()寄存器进行数据交换。