电路如下图所示,设起始状态Q2Q1=00,第3个上升沿,Q2Q1变为()
A.00
B.01
C.10
D.11
您可能感兴趣的试卷
你可能感兴趣的试题
A.一个输入端为0,另一个端为1
B.一个输入端发生变化,另一个端不变
C.两个不相等的输入端同时向相反的逻辑电平跳变
D.两个相等的输入端同时向相反的逻辑电平跳变
A.2C
B.2D
C.2E
D.2F
分析下图所示逻辑功能。
下图时序逻辑电路是()
A.Moore型同步时序逻辑电路
B.Moore型异步时序逻辑电路
C.Mealy型同步时序逻辑电路
D.Mealy型异步时序逻辑电路
写出图4.24所示各逻辑电路的次态方程。
图中为TTL门电路,其输出为()状态。
A.高电平
B.低电平
C.高阻态
D.不确定
下图所示电路的输出逻辑表达式的最简与或式为()
A.AB’+AC’
B.AB’+ABC
C.AB’+AC
D.AB’+ABC’
A.B=C=1
B.B=C=0
C.A=1,C=0
D.A=0,B=0
最新试题
BJT处在什么状态?()
74LVC163是具有同步清零功能的计数器,其余功能与74LVC161相同。则此“同步清零”功能是在()时刻完成的。
二极管的直流模型有哪些?()
在这个电路中,所有的半导体器件均处于开关状态。问二极管的状态有可能是哪些状态?()
左边的555芯片置位输入端2脚低电平的上限值是多少?()
输入信号电压波形如图(a)所示,-5V的电压维持的时间必须满足什么条件?()
触发器对边沿敏感,因此抗干扰能力比锁存器更强。
组合逻辑电路设计的一般步骤包括()。
编码器CD4532中,当输出为000时,还需要通过()端口是否为高电平来判断是否为正常编码输出。
模拟量是()的,数字量是()的。