判断题在设计数字时钟时,用7段共阴数码管作为电路的显示模块,如果要显示数字9,则译码为”1101111″

您可能感兴趣的试卷

你可能感兴趣的试题

2.多项选择题设计一个数字时钟一般由几个模块组成?()

A.时基T产生模块
B.调时、调分模块
C.计数模块
D.显示模块

3.多项选择题设计一个数字时钟可以用到计数模块是哪些?()

A.60进制
B.24进制
C.12进制
D.10进制

4.单项选择题三极管的放大倍数是?()

A.β
B.α
C.γ
D.f

9.单项选择题带宽指的是?()

A.上限频率
B.下限频率
C.上限频率+下限频率
D.上限频率—下限频率

最新试题

设计一个数字时钟可以用到计数模块是哪些?()

题型:多项选择题

图为分压式偏置放大电路,已知UCC=12V,RC=3KΩ,RE=2KΩ,RB1=20KΩ,RB2=10KΩ,RL=3KΩ,β=60,rbe=1KΩ,UBE=0.7V。试求:(1)画出微变等效电路;(2)计算电压放大倍数Au;(3)估算放大电路的输入电阻和输出电阻。

题型:问答题

在电阻Re两端并联旁路电容Ce后,输出电阻增大。

题型:判断题

电路如图所示,晶体管的β=50,rbe=1KΩ,UBE=0.7V。(1)Au、ri和ro;(2)设Us=10mV(有效值),求Ui、Uo。

题型:问答题

若RE开路会对电路造成什么影响?若R1短路呢?

题型:问答题

已知电路如图所示,UCC=6V,β=30,RL=∞,RB=100kΩ,RC=2kΩ,取Ube=0V。试求:(1)放大电路的静态工作点;(2)画出它的直流通路;(3)画出它的微变等效电路。

题型:问答题

图为分压式偏置放大电路,已知UCC=24V,RC=3.3KΩ,RE=1.5KΩ,RB1=33KΩ,RB2=10KΩ,RL=5.1KΩ,β=60,rbe=1KΩ,UBE=0.7V。试求:(1)计算电压放大倍数Au;(2)空载时的电压放大倍数Au0;(3)估算放大电路的输入电阻和输出电阻。

题型:问答题

差模电压放大倍数Aud=uod/uid、差模输入电阻Rid和输出电阻Ro。

题型:问答题

设计一个数字时钟时需要设计时基T产生电路,这个电路产生的时钟脉冲频率是多少?()

题型:单项选择题

实际测量中,可以在输入端串联一个电阻来测量输入电阻。

题型:判断题