判断题多处理机系统中的素数模低位交叉存储器可以避免所有访存冲突。
您可能感兴趣的试卷
你可能感兴趣的试题
1.判断题增加流水线的级数总可以增加流水线的性能。
2.判断题可以用典型程序来设计和优化指令集。
4.判断题MIPS是测量计算机性能的一致性指标。
7.名词解释Cache一致性协议
8.名词解释集中式共享存储器体系结构
9.名词解释异步消息传递
10.名词解释同步消息传递
最新试题
求出流水线的最优调度策略及最小平均延迟时间和流水线的最大吞吐率。
题型:问答题
如果在程序执行过程中访问一个页面,平均要对该页面内的存储单元访问1024次,求访问存储单元的命中率。
题型:问答题
如果把一条指令的执行过程分解为“取指令”、“分析”(包括译码和取操作数等)和“执行”(包括运算和写回结果等)三个阶段,并采用三级流水线。仍然要采用指令取消技术,请修改上面的程序。
题型:问答题
共需要多少个触发器和多少个与门?
题型:问答题
若采用FIFO替换算法,计算Cache的块命中率。
题型:问答题
可能的最高页命中率是多少?
题型:问答题
设计8位字长的寄存器—寄存器型指令3条,16位字长的寄存器一存储器型变址寻址方式指令4条,变址范围不小于正、负127。请设计指令格式,并给出指令各字段的长度和操作码的编码。
题型:问答题
有一个16KB4路组相联Cache的32位微处理器,假定该Cache的块为4个32位的字。主存地址为ABCDE8F8的单元在Cache中的什么位置。
题型:问答题
写出流水线的初始冲突向量。
题型:问答题
假设在3000次访存中,第一级Cache不命中110次,第二级Cache不命中55次。试问:在这种情况下,该Cache系统的局部不命中率和全局不命中率各是多少?
题型:问答题