某电平异步时序逻辑电路的流程表如下表所示,电路中存在非临界竞争的位置有()。
A.稳态(00,11)输入由00变为01
B.稳态(11,01)输入由11变为10
C.稳态(11,11)输入由11变为01
D.稳态(10,10)输入由10变为11
您可能感兴趣的试卷
你可能感兴趣的试题
下图所示电路是一个()。
A.组合逻辑电路
B.同步时序逻辑电路
C.脉冲异步时序逻辑电路
D.电平异步时序逻辑电路
在下图所示电路中,假定初始状态y2y1=00,请问在输入端x接收3个脉冲后,电路状态y2y1是()。
A.00
B.01
C.10
D.11
A.可编程只读存储器PROM
B.复杂可编程逻辑器件CPLD
C.通用阵列逻辑GAL
D.可编程逻辑阵列PLA
下图用PLA和D触发器组成的时序电路中,激励函数表达式错误的是()。
A.
B.
C.
D.
A.4-4-4
B.4-5-4
C.4-7-4
D.4-6-4
A.输出不同
B.次态相同
C.输出相同
D.次态交错
下图所示CMOS电路是一个()。
A.CMOS与非门
B.CMOS或非门
C.CMOS传输门
D.CMOS三态门
A.输出高电平
B.输出低电平
C.扇入系数
D.扇出系数
A.双极型集成电路
B.单极型集成电路
C.TTL电路
D.ECL电路
A.AB+AC
B.AB+BC
C.AC+BC
D.AB+AC+BC
最新试题
已知原始状态图如下图所示,状态化简后电路需要的触发器应为()个。
通常,使用参数()来衡量D/A转换器的转换速度。
用5G555构成的施密特触发器具有()个稳态。
一个n位的D/A换器的分辨率为()。
下面关于用5G555构成的施密特触发器描述错误的是()。
反映TTL与非门输入高电平时抗干扰能力的外部特性参数是()。
假定某个电路如图示,指示灯F和开关A、B、C的逻辑关系表达式为()。
在正常工作时,3-8线译码器74138的使能端的值为()。
一个Moore型同步可重叠的“1011”序列检测器的状态图是()。
下面图示的电路可以实现()功能。