A.主存—辅存
B.CACHE—主存
C.CACHE—辅存
D.通用寄存器—主存
您可能感兴趣的试卷
你可能感兴趣的试题
A.-5V~0V
B.0V~+5V
C.-3V~-25V
D.+3V~+15V
A.1,0,0
B.0,0,1
C.0,1,0
D.0,0,0
A.主存速度的不足
B.外存速度的不足
C.主存容量的不足
D.主存速度和容量的不足
A.1782H和0F22H
B.1782H和0F24H
C.1782H和0F1CH
D.1782H和0F1EH
A.读取8259中OCW3的内容
B.读取8259中断屏蔽寄存器的内容
C.读取中断类型码
D.清除中断申请寄存器IRRi
A.计数器式ADC
B.双积分式ADC
C.逐次逼近式ADC
D.高速并行转换式ADC
A.10E96H
B.7A814H
C.7A818H
D.10EB6H
A.32
B.64
C.128
D.256
A.OF=1,SF=1
B.OF=0,SF=1
C.OF=1,SF=0
D.CF=1,SF=0
A.程序
B.软件
C.硬件
D.中断
最新试题
I2C总线的两条信号线的名称是()和()。
STM32的I2C接口最多有()个,在快速模式下,最高通讯速度可达()。
I2C总线的多主机仲裁是依靠两条信号线的开漏输出与上位电阻形成的()实现的。
虚拟存储器提升了主存的工作速度,而Cache则扩大了主存的容量。
I2C总线的地址只对从机有效,主机不应传送一个和它本身从机地址相同的地址。
在嵌入式应用系统中,模拟I2C时序扩展比硬件I2C通信扩展具有更大的灵活性。
I2C总线处于“空闲”状态时,SDA线上的电平是低电平。
SPI总线有四工作模式,取决于()和()这两位的组合。
只有引脚数在100个以上的STM32产品才有足够的I/O线进行存储器扩展。
MCU对SPI外设的读操作和写操作是在不同的时刻完成的。