问答题试用两片CT74161设计一个分频电路,电路采用M=9×12的形式,芯片Ⅱ的输出端和时钟CP的分频比为1/108。请分别列出各片的状态转移真值表并画出逻辑电路图。
您可能感兴趣的试卷
最新试题
对于一个输入为XYZ的脉冲异步时序逻辑电路,下面的输入脉冲组合中,()是允许的。
题型:多项选择题
下图所示的PLD连接表示的输出函数表达式F等于()。
题型:单项选择题
下图所示组合逻辑电路,输入ABCD为8421码,则电路的输出WXYZ是()。
题型:单项选择题
现场可编程门阵列FPGA的基本结构由()组成。
题型:多项选择题
设计一个Moore型同步可重叠的“1101”序列检测器,至少需要()个触发器。
题型:单项选择题
已知脉冲异步时序逻辑电路如下图所示,其功能是()。
题型:单项选择题
设计一个mealy型的110序列检测器,需要()个触发器,而设计moore型的110序列检测器则需要()个触发器。
题型:单项选择题
用PROM设计一个2位二进制平方器,实现该平方器需要的容量至少为()。
题型:单项选择题
反映TTL与非门输入高电平时抗干扰能力的外部特性参数是()。
题型:单项选择题
已知描述某同步时序电路的状态图如下图所示,假定输入序列为x=01011011,初始状态为A,则电路的状态序列为(),输出响应序列为()。
题型:单项选择题