问答题
OCL电路如图所示。回答下列问题:
⑴静态时,输出电压Uo应是多少?调整哪个电阻能满足这个要求?
⑵设Vcc=10V,R1=R3=2kΩ,UBE=0.7V,β=50,PCM=200mW,静态时Uo=0,若D1,D2,R2中任何一个开路,将会产生什么后果?
您可能感兴趣的试卷
你可能感兴趣的试题
最新试题
假设NEMOSFET已工作在饱和区,若uDS继续增大时,沟道夹断点向漏极移动。
题型:判断题
在对数字钟计时、校时模块进行仿真时,设秒信号的周期为10ns,若要观察24时制计数是否正确,那么在复位信号无效,计时使能信号有效的情况下,仿真需运行多长时间?()
题型:单项选择题
10进制计数器模块在数字钟系统中可作为以下哪些模块的子模块?()
题型:多项选择题
若某放大器的输入信号为电压信号,输出信号为电流信号,则以下描述正确的有()。
题型:多项选择题
一块通用面包板,公共条是三•四•三分段连通型,那么这块板上最多有()个插孔在内部是连通在一起的。
题型:单项选择题
在verilogHDL的数字表达方式用,和十进制数127表示的数字相同的表达方式有()。
题型:多项选择题
已知某N沟道增强型MOS场效应管的。下表给出了四种状态下和的值,那么各状态下器件的工作状态为()。
题型:多项选择题
6位7段数码管动态显示模块如图,要求人眼看到所有数码管同时显示各自对应的数字,控制数码管位选信号的动态扫描时钟信号频率约为多少?()
题型:单项选择题
TTL或非门组成的逻辑电路如图所示,当输入为以下哪种状态时会出现冒险现象?()
题型:单项选择题
某次电路实验中,一同学按如下电路图连接电路,完成实验。其中D0,D1端为输入端,S0与S1为输出端。在实验过程中,该同学观测到输出端S0,S1端输出电平分别为逻辑高电平,逻辑低电平。请问此刻电路输入端D0,D1电平可能分别为()。
题型:单项选择题