A.64
B.32
C.16
D.128
您可能感兴趣的试卷
你可能感兴趣的试题
A.64
B.32
C.16
D.128
A.64
B.32
C.16
D.128
A.用户定义的数据
B.复合数据
C.系统数据
D.指令数据
A.“测试与置定”指令
B.“比较与交换”指令
C.“执行”指令
D.“程序调用”指令
A.哈夫曼编码
B.ASCII码
C.BCD码
D.扩展操作码
A.数组多路通道或选择通道
B.字节多路通道或选择通道
C.数组多路通道或字节多路通道
D.任意一种通道
A.数组多路通道
B.字节多路通道
C.选择通道
D.任意一种通道
A.保存程序断点
B.保存通用寄存器
C.保存程序状态字
D.转向中断处理程序总入口
A.访管->程序性->机器故障
B.访管->程序性->重新启动
C.外部->访管->程序性
D.程序性->I/O->访管
A.访管中断
B.输入/输出中断
C.程序性中断
D.外中断
最新试题
共需要多少个触发器和多少个与门?
指出访存操作数地址寻址的最大相对位移量为多少个字节?
若在程序执行过程中,每从主存装入一块到Cache,平均要对这个块访问16次,计算在这种情况下的Cache命中率。
如果N=100,采用指令取消技术后,在程序执行过程中,能够节省多少个指令周期?
写出主存地址和Cache地址的格式,并标出各字段的长度。
在编号分别为0,1,2,……,9的16个处理器之间,要求按下列配对通信:(B、1),(8、2),(7、D),(6、C),(E、4),(A、0),(9、3),(5、F)。试选择所用互连网络类型、控制方式,并画出该互连网络的拓扑结构和各级的交换开关状态图。
假设在3000次访存中,第一级Cache不命中110次,第二级Cache不命中55次。试问:在这种情况下,该Cache系统的局部不命中率和全局不命中率各是多少?
可能的最高页命中率是多少?
画出其中一组的逻辑图。
仅根据使用频度,不考虑其它要求,设计出全Huffman操作码,计算其平均码长。