A.不允许两个或两个以上的输入信号同时变化
B.输入信号变化引起的电路响应必须完全结束,输入信号才能够再次变化
C.不允许输入是脉冲信号
D.不允许两个或两个以上的输入信号同时为高电平
您可能感兴趣的试卷
你可能感兴趣的试题
A.001
B.011
C.111
D.100
下图所示电路的功能是()。
A.模2计数器
B.模3计数器
C.模4计数器
D.模5计数器
A.确定系统功能和模块划分
B.创建或添加设计源文件、约束文件
C.选择合适的设计方案
D.生成逻辑连接网表
A.可编程配置块
B.可编程输入/输出
C.可编程互联资源
D.可编程或阵列
A.22×2
B.23×3
C.24×4
D.24×5
下图所示的PLD连接表示的输出函数表达式F等于()。
A.
B.
C.
D.
A.
B.
C.
D.
A.1
B.2
C.3
D.4
如下图所示的原始状态表,其中的等效对有()。
A.B和F
B.D和E
C.A和F
D.C和D
A.1
B.2
C.3
D.4
最新试题
已知描述某同步时序电路的状态图如下图所示,假定输入序列为x=01011011,初始状态为A,则电路的状态序列为(),输出响应序列为()。
下面图示的电路可以实现()功能。
已知某异步时序电路的流程表如下表所示,其中x1和x2为电路输入端。分析流程表,电路中有()条反馈回路,当()时会发生临界竞争。
对于一个输入为XYZ的脉冲异步时序逻辑电路,下面的输入脉冲组合中,()是允许的。
现场可编程门阵列FPGA的设计流程中,下列属于规划设计阶段的工作有()。
设计一个mealy型的110序列检测器,需要()个触发器,而设计moore型的110序列检测器则需要()个触发器。
下图所示CMOS电路实现的逻辑是()。
如下图所示的原始状态表,其中的等效对有()。
下图所示组合逻辑电路,输入ABCD为8421码,则电路的输出WXYZ是()。
用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连接与非门。