A.与当前输入有关
B.与当前状态有关
C.与当前输入和状态都有关
D.与当前输入和状态都无关
您可能感兴趣的试卷
你可能感兴趣的试题
JK触发器在CP脉冲作用下,欲使Qn+1=Q,则输入信号必定不为()。
A.A
B.B
C.C
D.D
A.RS=X0
B.RS=0X
C.RS=X1
D.RS=1X
在四变量卡诺图中有()个小格是“1”
A.13
B.12
C.6
D.5
A.一般TTL与非门
B.集电极开路TTL与非门
C.一般CMOS与非门
D.一般TTL或非门
下列关于异或运算的式子中,不正确的是()
A.A
B.B
C.C
D.D
A.n2个
B.2n个
C.(2n-1)个
A.(01000011)2
B.(01010011)2
C.(10000011)2
D.(000100110001)2
A.(AF)16
B.(001010000010)8421BCD
C.(10100000)2
D.(198)10
A.PROM的或门阵列
B.PAL的与门阵列
C.PAL的与门阵列或门阵列
D.PROM的与门阵列
A.必须用编程器
B.不可反复编程
C.成为产品后不可再改变
D.系统在线工作过程中可以编程
最新试题
与模拟电路相比,数字系统的优越性主要体现在()。
十进制数22.37对应的二进制数是()。
为实现将D触发器转换为T触发器,下图所示电路的虚框内应是()。
TTL门电路具有负载能力强、抗干扰能力强和转换速度高等特点。
已知有二输入逻辑门,只有当输X和Y都为1时,输出F才为1,则X,Y与F的逻辑关系为()。
利用开关代数的公理或定理,判断与(x+y’)’等价的逻辑关系为()。
如图,此电路的输入端I0_L是低电平有效,输出A2A1A0是高电平有效,AVALID有效表示的是()。
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
如图电路,描述正确的是()。
若n个变量的同或运算和异或运算结果相同,则n为奇数()