A.3
B.4
C.5
D.10
您可能感兴趣的试卷
你可能感兴趣的试题
A.没有触发器
B.没有统一的时钟脉冲控制
C.没有稳定状态
D.输出只与内部状态有关
A.变量译码器
B.加法器
C.数码寄存器
D.数据选择器
A.4
B.5
C.9
D.20
A.无
B.单
C.双
D.多
A.
B.
C.
D.
欲使D触发器按工作,应使输入D=()
A.0
B.1
C.Q
D.
A.RS
B.D
C.T
D.Tˊ
A.0
B.1
C.Q
D.
A.2
B.3
C.4
D.8
A.0
B.1
C.2
D.3
E.4
最新试题
当共阴极7段数码管显示2的时候,输出应该为()。
已知有二输入逻辑门,只有当输X和Y都为1时,输出F才为1,则X,Y与F的逻辑关系为()。
与模拟电路相比,数字系统的优越性主要体现在()。
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
若集成块内部为驱动单元提供的驱动能力为1X,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)相当于()个内部标准门级联的延迟时间。
要使TTL与非门变成反相器,多余的输入端不能采用的方法为()。
对于D触发器,如果时钟频率为10MHz,输出信号Q的频率可能是()MHz。
电路结构如图所示,该电路是()。
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
输出端不能直接线与的门电路有()。