A.R=0,S=0
B.R=0,S=1
C.R=1,S=0
D.R=1,S=1
您可能感兴趣的试卷
你可能感兴趣的试题
已知某电路的真值表如下,该电路的逻辑表达式为()。
A.Y=C
B.Y=ABC
C.Y=AB+C
D.Y=BC+C
A.CMOS
B.TTL
C.主从或维持阻塞
D.没有记忆功能
E.边沿JK或边沿
F.触发器
G.同步RS触发器
A.都接高电平“1”
B.都接低电平“0”
C.逻辑符号有小圆圈时,不用时接高电平“1”,没有小圆圈时,不用时接低电平“0”
D.没有记忆功能
A.有
B.无
C.时有时无
D.不确定
A.基本RS触发器
B.D锁存器
C.主从JK触发器
D.边沿JK触发器
A.00
B.01
C.10
D.11
A.S=0,R=1
B.S=1,R=0
C.S=1,R=1
D.S=0,R=0
A.编码器
B.触发器
C.寄存器
D.计数器
OC 门电路的组成见下图所示,其输出函数F的状态为()
A.
B.
C.
D.
A.(258)D
B.(100000001)2
C.(103)H
D.(001001010111)8421BCD
最新试题
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
十进制数22.37对应的二进制数是()。
数字设计的层次主要有()。
要使CMOS门输入高电平,不能使用的方法为()。
逻辑函之间满足()关系。
下图逻辑单元实现的功能为()。
如图所示,则F=()。
使用74HC138实现逻辑函数正确的是()。
十进制数178.5对应的余3码是()。
对于D触发器,如果时钟频率为10MHz,输出信号Q的频率可能是()MHz。