A.00010010
B.10010010
C.10010001
D.11101110
您可能感兴趣的试卷
你可能感兴趣的试题
A.1V
B.2V
C.3V
D.4V
A.A’+AB+B’D
B.(A’+B)(B’+C ’)
C.C+B+B’C
D.(A’+B’)(A’+C)
A.异或门
B.或门
C.或非门
D.与门
A.触发器延迟时间+下一状态逻辑(组合电路)的延迟时间
B.下一状态逻辑(组合电路)的延迟时间+触发器的保持时间
C.下一状态逻辑(组合电路)的延迟时间+触发器的建立时间
D.触发器延迟时间+下一状态逻辑(组合电路)的延迟时间+触发器的建立时间
下图中哪个状态是没有二义性的?()
A.A
B.B
C.C
D.D
A.互斥性
B.多样性
C.完备性
D.同步性
A.在所有输入组合下,都产生相同的输出
B.对每一个输入,都具有相同或等效的下一状态
C.在所有输入组合下,一部分的输出相同
D.对每一个输入,具有一部分相同或等效的下一状态
A.4
B.5
C.6
D.11
A.激励方程
B.输出方程
C.输入方程
D.转移方程
A.D触发器
B.D锁存器
C.JK触发器
D.T触发器
最新试题
TTL门电路具有负载能力强、抗干扰能力强和转换速度高等特点。
关于集成块的输出单元,下列说法中正确的是()。
构成数字电路最基本的器件主要有()。
如图电路,描述正确的是()。
若n个变量的同或运算和异或运算结果相同,则n为奇数()
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
约束项在函数化简时可以当作1,是因为在实际电路中,这种输入组合根本不可能会让其发生。
十进制数22.37对应的二进制数是()。
十进制数178.5对应的余3码是()。
两个二进制数的补码相加,有溢出的是()。