问答题
将下列二进制数转换成八进制数和十进制数
(1)(10110100101)2;
(2)(100110101.10101)2;
(3)(0.101110011)2;
(4)(1011001.101011)2。
您可能感兴趣的试卷
你可能感兴趣的试题
5.问答题简述8位模型计算机基本结构与原理。
6.问答题简述数字系统设计软件载体。
7.问答题简述数字系统设计硬件载体。
10.单项选择题若某ADC取量化单位△=1/8VREF,并规定对于输入电压uI,在0≤uI<1/8VREF时,认为输入的模拟电压为0V,输出的二进制数为000,则5/8VREF≤uI<6/8VREF时,输出的二进制数为()
A.001
B.101
C.110
D.111
最新试题
利用开关代数的公理或定理,判断与(x+y’)’等价的逻辑关系为()。
题型:单项选择题
若n个变量的同或运算和异或运算结果相同,则n为奇数()
题型:判断题
若集成块内部为驱动单元提供的驱动能力为1X,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)相当于()个内部标准门级联的延迟时间。
题型:单项选择题
下图逻辑单元实现的功能为()。
题型:单项选择题
要使JK触发器在时钟脉冲作用下,实现输出,则输入信号应为()。
题型:单项选择题
要使CMOS门输入高电平,不能使用的方法为()。
题型:单项选择题
如图所示电路论述正确的是()。
题型:多项选择题
二进制加法运算包含的输入、输出变量有()。
题型:多项选择题
要使TTL与非门变成反相器,多余的输入端不能采用的方法为()。
题型:单项选择题
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
题型:单项选择题