最新试题

若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。

题型:单项选择题

‎BCD码译码器如果不允许输入大于9的数值的时候,当输入10时,输出为()。

题型:单项选择题

如图,此电路的输入端I0_L是低电平有效,输出A2A1A0是高电平有效,AVALID有效表示的是()。

题型:单项选择题

如图电路实现的逻辑函数是()。

题型:多项选择题

‌如图所示电路论述正确的是()。

题型:多项选择题

已知函数F(A,B,C,D)=(AB’)’+(C’D+B’C)’,则其最简表达式为()。

题型:单项选择题

若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。

题型:单项选择题

关于集成块的输出单元,下列说法中正确的是()。

题型:多项选择题

如图,是151的电路设计,其中输入端的使用了6个反相器,而实现逻辑功能应该可以省掉三个,为什么这么设计()。

题型:单项选择题

要使JK触发器在时钟脉冲作用下,实现输出,则输入信号应为()。

题型:单项选择题