A.有16个输入端,1个输出端,4个控制端
B.有16个输入端,1个输出端,3个控制端
C.有1个输入端,16个输出端,4个控制端
D.有1个输入端,16个输出端,3个控制端
您可能感兴趣的试卷
你可能感兴趣的试题
某电平异步时序逻辑电路的流程表如下表所示,电路中存在非临界竞争的位置有()。
A.稳态(00,11)输入由00变为01
B.稳态(11,01)输入由11变为10
C.稳态(11,11)输入由11变为01
D.稳态(10,10)输入由10变为11
下图所示电路是一个()。
A.组合逻辑电路
B.同步时序逻辑电路
C.脉冲异步时序逻辑电路
D.电平异步时序逻辑电路
在下图所示电路中,假定初始状态y2y1=00,请问在输入端x接收3个脉冲后,电路状态y2y1是()。
A.00
B.01
C.10
D.11
A.可编程只读存储器PROM
B.复杂可编程逻辑器件CPLD
C.通用阵列逻辑GAL
D.可编程逻辑阵列PLA
下图用PLA和D触发器组成的时序电路中,激励函数表达式错误的是()。
A.
B.
C.
D.
A.4-4-4
B.4-5-4
C.4-7-4
D.4-6-4
A.输出不同
B.次态相同
C.输出相同
D.次态交错
下图所示CMOS电路是一个()。
A.CMOS与非门
B.CMOS或非门
C.CMOS传输门
D.CMOS三态门
A.输出高电平
B.输出低电平
C.扇入系数
D.扇出系数
A.双极型集成电路
B.单极型集成电路
C.TTL电路
D.ECL电路
最新试题
具有3个选择控制端的数据选择器能对()个输入数据进行选择,对应选择输入端的任何一种取值,可选中()个输入数据输出。
设计一个Moore型同步可重叠的“1101”序列检测器,至少需要()个触发器。
下图所示电路的功能是()。
电平异步时序逻辑电路工作的基本条件有()。
使用8路选择器实现4变量逻辑函数F(A,B,C,D),使用ABC作为控制变量,数据输入端D0-D7可能的值有()。
用PROM设计一个2位二进制平方器,实现该平方器需要的容量至少为()。
现场可编程门阵列FPGA的设计流程中,下列属于规划设计阶段的工作有()。
下图所示组合逻辑电路,输入ABCD为8421码,则电路的输出WXYZ是()。
下图所示的PLD连接表示的输出函数表达式F等于()。
实现模(215)10的加法计数需要()片74193。