已知阵列图如下图所示,下列描述错误的是()。
A.这是一个可编程只读存储器PROM电路
B.这个电路的功能是实现全加器功能
C.输出F1表示全加器本位的和
D.输出F1表示全加器向高位的进位
您可能感兴趣的试卷
你可能感兴趣的试题
下图所示用5G555构成的多谐振荡器,如果电容C和电阻R1的值保持不变,增大R2的电阻值,那么多谐振荡器生成的矩形波的占空比将()。
A.不变
B.减小
C.增大
D.不确定
下面图示电路中,当M=1时,实现的是模()计数功能。
A.7
B.8
C.9
D.10
如下图所示电路,假设初始状态为0000,DR和DL端串行输入序列11011001(从左至右顺序输入),在4个时钟周期后,寄存器状态输入QDQCQBQA为()。
A.1011
B.1101
C.1001
D.1000
A.有16个输入端,1个输出端,4个控制端
B.有16个输入端,1个输出端,3个控制端
C.有1个输入端,16个输出端,4个控制端
D.有1个输入端,16个输出端,3个控制端
某电平异步时序逻辑电路的流程表如下表所示,电路中存在非临界竞争的位置有()。
A.稳态(00,11)输入由00变为01
B.稳态(11,01)输入由11变为10
C.稳态(11,11)输入由11变为01
D.稳态(10,10)输入由10变为11
下图所示电路是一个()。
A.组合逻辑电路
B.同步时序逻辑电路
C.脉冲异步时序逻辑电路
D.电平异步时序逻辑电路
在下图所示电路中,假定初始状态y2y1=00,请问在输入端x接收3个脉冲后,电路状态y2y1是()。
A.00
B.01
C.10
D.11
A.可编程只读存储器PROM
B.复杂可编程逻辑器件CPLD
C.通用阵列逻辑GAL
D.可编程逻辑阵列PLA
下图用PLA和D触发器组成的时序电路中,激励函数表达式错误的是()。
A.
B.
C.
D.
A.4-4-4
B.4-5-4
C.4-7-4
D.4-6-4
最新试题
已知原始状态图如下图所示,状态化简后电路需要的触发器应为()个。
下图所示组合逻辑电路,其功能是()。
用3线-8线译码器74138(逻辑符号如下图所示)和与非门实现函数的功能时,74138的输出端()连接与非门。
通常,使用参数()来衡量D/A转换器的转换速度。
下图所示电路的功能是()。
现场可编程门阵列FPGA的基本结构由()组成。
用5G555构成的施密特触发器具有()个稳态。
一个n位的D/A换器的分辨率为()。
如下图所示时序电路,该电路是一个()型电路,其功能是()。
下面关于用5G555构成的施密特触发器描述错误的是()。