问答题
如下图所示,主从结构的JK触发器中,已知CP和输入信号T的各电压波形如下图所示,试画出Q和平均值Q端的电压波形,并设触发器的初态为Q=0。
您可能感兴趣的试卷
你可能感兴趣的试题
最新试题
要使CMOS门输入高电平,不能使用的方法为()。
题型:单项选择题
输出端不能直接线与的门电路有()。
题型:单项选择题
数字设计的层次主要有()。
题型:多项选择题
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
题型:单项选择题
TTL门电路具有负载能力强、抗干扰能力强和转换速度高等特点。
题型:判断题
构成数字电路最基本的器件主要有()。
题型:多项选择题
两个二进制数的补码相加,有溢出的是()。
题型:多项选择题
为实现将D触发器转换为T触发器,下图所示电路的虚框内应是()。
题型:单项选择题
如图,此电路的输入端I0_L是低电平有效,输出A2A1A0是高电平有效,AVALID有效表示的是()。
题型:单项选择题
如图,是151的电路设计,其中输入端的使用了6个反相器,而实现逻辑功能应该可以省掉三个,为什么这么设计()。
题型:单项选择题