A.敏感信号为时钟信号
B.用WAIT ON语句等待时钟
C.用IF条件语句判断
D.用WAIT FOR语句等待时间到
您可能感兴趣的试卷
你可能感兴趣的试题
A.时间值
B.信号值
C.变量值
D.布尔量
A.时间值
B.信号值
C.变量值
D.布尔量
A.时间值
B.信号值
C.变量值
D.布尔量
A.时间值
B.信号值
C.变量值
D.布尔量
A.PROCESS不可以与其它进程并发运行
B.进程结构中的所有语句都是按顺序执行的
C.为启动进程,进程中必须包含一个显示的敏感信号量
D.进程之间的通讯是通过信号量传递来实现的
A.FOR
B.IF
C.WHILE
D.CASE
A.敏感信号
B.内部变量
C.外部变量
D.常数
A.比较是从最左边的位开始,自左自右按位进行比较
B.比较是从最右边的位开始,自右自左按位进行比较
C.比较是从最低的位开始,自低到高按位进行比较
D.比较是从最高的位开始,自高到低按位进行比较
A.NOT最高,AND最低
B.NOT最低,AND最高
C.NOT最高,AND次高
D.NOT最低,AND次低
A.自然数和单位
B.整数和单位
C.整数和字符
D.字符和单位
最新试题
电路结构如图所示,该电路是()。
关于集成块的输出单元,下列说法中正确的是()。
构成数字电路最基本的器件主要有()。
两个二进制数的补码相加,有溢出的是()。
如图,此电路的输入端I0_L是低电平有效,输出A2A1A0是高电平有效,AVALID有效表示的是()。
要使JK触发器在时钟脉冲作用下,实现输出,则输入信号应为()。
要使TTL与非门变成反相器,多余的输入端不能采用的方法为()。
对于D触发器,如果时钟频率为10MHz,输出信号Q的频率可能是()MHz。
约束项在函数化简时可以当作1,是因为在实际电路中,这种输入组合根本不可能会让其发生。
要使CMOS门输入高电平,不能使用的方法为()。