判断题A/D转换器的二进制数的位数越多,量化单位△越小。
您可能感兴趣的试卷
你可能感兴趣的试题
1.判断题D/A转换器的位数越多,转换精度越高。
4.单项选择题将一个时间上连续变化的模拟量转换为时间上(离散的模拟量的过程称为()。
A.采样
B.量化
C.保持
D.编码
5.问答题
用1024×1的RAM接成1024×8的RAM。
8.单项选择题PROM的与陈列(地址译码器)是()。
A.全译码可编程阵列
B.全译码不可编程阵列
C.非全译码可编程阵列
D.非全译码不可编程阵列
9.单项选择题欲将容量为256×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输入端数为()。
A.4
B.2
C.3
D.8
10.单项选择题欲将容量为128×1的RAM扩展为1024×8,则需要控制各片选端的辅助译码器的输出端数为()。
A.1
B.2
C.3
D.8
最新试题
十进制数178.5对应的余3码是()。
题型:单项选择题
关于集成块的输出单元,下列说法中正确的是()。
题型:多项选择题
要使TTL与非门变成反相器,多余的输入端不能采用的方法为()。
题型:单项选择题
电路结构如图所示,该电路是()。
题型:单项选择题
如图所示电路论述正确的是()。
题型:多项选择题
TTL门电路具有负载能力强、抗干扰能力强和转换速度高等特点。
题型:判断题
约束项在函数化简时可以当作1,是因为在实际电路中,这种输入组合根本不可能会让其发生。
题型:判断题
如图,是151的电路设计,其中输入端的使用了6个反相器,而实现逻辑功能应该可以省掉三个,为什么这么设计()。
题型:单项选择题
数字设计的层次主要有()。
题型:多项选择题
若集成块内部为驱动单元提供的驱动能力为1X,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)相当于()个内部标准门级联的延迟时间。
题型:单项选择题