问答题

如图所示,电路中已知T1、T2均为硅管,UBE1=UBE2=0.7V,RC1=RC2=3.8KΩ,RB1=RB2=1KΩ,RE=5.1KΩ,VCC=1.5V,VEE=-12V,β12=50
试计算:
(1)静态工作点的值;
(2)差模电压放大倍数、共模电压放大倍数及共模抑制比;
(3)差模输入电阻、共模输入电阻及输出电阻。


您可能感兴趣的试卷

你可能感兴趣的试题

7.单项选择题理想运放的两个重要结论是()

A.虚地与反相
B.虚短与虚地
C.虚短与虚断
D.断路与短路

最新试题

‎verilog语法中,间隔符号主要包括()。

题型:多项选择题

‌MOSFET源极漏极间的长度L越大,沟道长度调制效应越明显。​‌​

题型:判断题

‎数字频率计采用4个数字的BCD码计数器,若采样时间0.01s,那么它能够测量的最大频率是多少?()

题型:单项选择题

CG放大器具有较()的输入电阻和较()的输出电阻。​

题型:单项选择题

已知某N沟道增强型MOS场效应管的。下表给出了四种状态下和的值,那么各状态下器件的工作状态为()。

题型:多项选择题

可以通过新增以下哪些类型文件添加ChipScope调试IP核?()

题型:多项选择题

一块通用面包板,公共条是三•四•三分段连通型,那么这块板上最多有()个插孔在内部是连通在一起的。

题型:单项选择题

CD放大器具有较()的输入电阻和较()的输出电阻。‌‍‌‍‌

题型:单项选择题

‍数字频率计设计中的测频计数模块共有多少个状态?()

题型:单项选择题

现在定义了一个1位的加法器addbit(ci,a,b,co,sum),模块的结果用表达式表示为{co,sub}=a+b+ci,其中a,b为两个加数,ci为来自低位的进位,sum为和,co为向高位的进位,如果以此1位加法器构建四位加法器,同时定义顶层模块中的端口信号和中间变量的定义:下面通过层次调用的方式进行逻辑实现中的表达式正确的是()。

题型:单项选择题