A.6
B.7
C.8
D.9
您可能感兴趣的试卷
你可能感兴趣的试题
A.差动放大电路
B.集成运放电路
C.RC振荡电路
D.逻辑运算电路
比较两个两位二进制数A=A1A0和B=B1B0,当A>B时输出F=1,则F的表达式是()。
A.A
B.B
C.C
D.D
在CP作用下,欲使D触发器具有Qn+1=的功能,其D端应接()
A.1
B.0
C.Qn
D.
或非门构成的基本RS触发器,输入端SR的约束条件是()
A.A
B.B
C.C
D.D
A.8
B.2
C.3
D.4
A.译码器
B.编码器
C.全加器
D.寄存器
A.全局布线区
B.通用逻辑块
C.输出布线区
D.I/O单元
A.触发器
B.计数器
C.EPROM
D.加法器
A.固定;可编程
B.可编程;可编程
C.固定;固定
D.可编程;固定
最新试题
逻辑函之间满足()关系。
如图所示电路论述正确的是()。
为实现将D触发器转换为T触发器,下图所示电路的虚框内应是()。
约束项在函数化简时可以当作1,是因为在实际电路中,这种输入组合根本不可能会让其发生。
使用74HC138实现逻辑函数正确的是()。
如图,此电路的输入端I0_L是低电平有效,输出A2A1A0是高电平有效,AVALID有效表示的是()。
关于集成块的输出单元,下列说法中正确的是()。
已知有二输入逻辑门,只有当输X和Y都为1时,输出F才为1,则X,Y与F的逻辑关系为()。
若集成块内部为驱动单元提供的驱动能力为1X,最小反相器(1X)延迟时间为2,对于下图所示的输出缓冲设计(图中反相器上面标注了相应的驱动能力),该输出单元的延迟时间(从a到y)最接近于()。
电路结构如图所示,该电路是()。