A.CS组态
B.源极带电阻的CS组态
C.CG组态
D.CD组态
您可能感兴趣的试卷
你可能感兴趣的试题
A.不太高的电压增益
B.较高的输入电阻
C.较高的输出电阻
D.较高的带宽
I=0.5mA,Vt=1.5V,k′n(W/L)=1mA/V2,VA足够大。输入输出信号均通过电容耦合进行传输(注意图中未画出电容),要实现增益为15倍的放大电路,则RD=()kΩ。
A.10
B.15
C.12.5
D.8
电路如图所示,如果电容C2开路,则MOSFET的漏极直流电压将会(),漏极交流电压将会(),增益将会()。
A.不变,增大,增大
B.不变,减小,减小
C.增大,减小,不变
D.增大,不变,减小
在下图中如果输入输出均有电容耦合,则将RG的阻值由10MΩ替换为1MΩ时,栅极直流电压将会(),漏极直流电流将会(),输入电阻将会()。
A.增大,不变,减小
B.不变,增大,不变
C.不变,不变,减小
D.增大,不变,增大
A.高,高
B.高,低
C.低,高
D.低,低
A.高,高
B.高,低
C.低,高
D.低,低
A.NEMOSFET
B.NDMOSFET
C.PEMOSFET
D.PDMOSFET
最新试题
CD放大器因为源极输出信号几乎与栅极输入信号变化一致,因此被称为“源极跟随器”。
verilog语法中,间隔符号主要包括()。
用作电压放大器时,CS放大器不合适的参数为()。
在下图中如果输入输出均有电容耦合,则将RG的阻值由10MΩ替换为1MΩ时,栅极直流电压将会(),漏极直流电流将会(),输入电阻将会()。
在verilogHDL的数字表达方式用,和十进制数127表示的数字相同的表达方式有()。
5.1K±5%欧姆的五环电阻的色环序列为()。
已知Nexys4开发板外部时钟信号频率为100MHz,数字钟用来产生秒信号的时钟信号频率为1Hz,若采用计数器对100MHz的外部时钟分频得到1Hz的秒信号,请问该计数器至少需要多少位?()
CD放大器具有较()的输入电阻和较()的输出电阻。
假设NEMOSFET已工作在饱和区,若uDS继续增大时,沟道夹断点向漏极移动。
可以通过新增以下哪些类型文件添加ChipScope调试IP核?()